LCMXO1200C-3TN144I FPGA – Matrice de porți programabilă în câmp 1200 LUT-uri 113 IO 1.8 /2.5/3.3V -3 Spd I

Scurta descriere:

Producători: Lattice
Categoria de produs:FPGA – Field Programmable Gate Array
Fișa cu date: LCMXO1200C-3TN144I
Descriere:IC FPGA 113 I/O 144TQFP
Stare RoHS: Conform RoHS


Detaliile produsului

Caracteristici

Etichete de produs

♠ Descrierea produsului

Atributul produsului Valoarea atributului
Producător: Zăbrele
Categorie produs: FPGA - Field Programmable Gate Array
RoHS: Detalii
Serie: LCMXO1200C
Număr de elemente logice: 1200 LE
Număr de I/O-uri: 113 I/O
Tensiune de alimentare - Min: 1,71 V
Tensiune de alimentare - Max: 3.465 V
Temperatura minima de functionare: -40 C
Temperatura maxima de functionare: + 100 C
Rata de date: -
Număr de transceiver: -
Stil de montare: SMD/SMT
Pachet/Cutie: TQFP-144
Ambalare: Tavă
Marca: Zăbrele
RAM distribuită: 6,4 kbit
Bloc RAM încorporat - EBR: 9,2 kbit
Înălţime: 1,4 mm
Lungime: 20 mm
Frecvența maximă de funcționare: 500 MHz
Sensibil la umiditate: da
Număr de blocuri de matrice logice - LAB-uri: 150 LAB
Curent de alimentare de operare: 21 mA
Tensiune de alimentare de operare: 1,8 V/2,5 V/3,3 V
Tip produs: FPGA - Field Programmable Gate Array
Cantitate pachet din fabrică: 60
Subcategorie: CI logice programabile
Memorie totala: 15,6 kbit
Lăţime: 20 mm
Greutate unitară: 1,319 g

  • Anterior:
  • Următorul:

  • Nevolatil, infinit reconfigurabil

    • Pornire instantanee – pornește în microsecunde

    • Un singur cip, nu necesită memorie de configurare externă

    • Securitate excelentă a designului, fără flux de biți de interceptat

    • Reconfigurați logica bazată pe SRAM în milisecunde

    • SRAM și memorie nevolatilă programabile prin portul JTAG

    • Suportă programarea în fundal a memoriei nevolatile

    Modul de somn

    • Permite o reducere a curentului static de până la 100x

    Reconfigurare TransFR™ (TFR)

    • Actualizare logică în câmp în timp ce sistemul funcționează

    I/O înaltă la densitate logică

    • 256 până la 2280 LUT4

    • 73 până la 271 I/O-uri cu opțiuni extinse de pachet

    • Migrarea densității este acceptată

    • Ambalaj fără plumb/conform RoHS

    Memorie încorporată și distribuită

    • Până la 27,6 Kbiți sysMEM™ Embedded Block RAM

    • Până la 7,7 Kbiți RAM distribuită

    • Logica de control FIFO dedicata

    Buffer I/O flexibil

    • Buffer-ul programabil sysIO™ acceptă o gamă largă de interfețe:

    – LVCMOS 3.3/2.5/1.8/1.5/1.2

    – LVTTL

    – PCI

    – LVDS, Bus-LVDS, LVPECL, RSDS

    PLL-uri sysCLOCK™

    • Până la două PLL-uri analogice pe dispozitiv

    • Înmulțirea ceasului, împărțirea și schimbarea fazei

    Suport la nivel de sistem

    • Scanarea limitelor standard IEEE 1149.1

    • Oscilator la bord

    • Dispozitivele funcționează cu surse de alimentare de 3,3 V, 2,5 V, 1,8 V sau 1,2 V

    • Programare în sistem compatibilă cu IEEE 1532

    produse asemanatoare